电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

TDA7563B

器件型号:TDA7563B
器件类别:半导体    模拟混合信号IC   
厂商名称:STMICROELECTRONICS
厂商官网:
标准:
下载文档 在线购买

TDA7563B在线购买

供应商 器件名称 价格 最低购买 库存  
TDA7563B ¥59.89 1 点击查看 点击购买

器件描述

Audio Amplifiers 4 x 50W Multi Quad Power Amplifer D

参数
产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
STMicroelectronics
产品种类:
Product Category:
Audio Amplifiers
RoHS:YES
系列:
Series:
Class AB Audio Power Amplifier
产品:
Product:
Audio Amplifiers
类:
Class:
Class-AB
Output Power:75 W
安装风格:
Mounting Style:
Through Hole
类型:
Type:
4-Channel Stereo
封装 / 箱体:
Package / Case:
FLEXIWATT-27 V
Audio - Load Impedance:4 Ohms
THD plus Noise:0.03 %
电源电压-最大:
Supply Voltage - Max:
18 V
电源电压-最小:
Supply Voltage - Min:
8 V
最小工作温度:
Minimum Operating Temperature:
- 55 C
最大工作温度:
Maximum Operating Temperature:
+ 150 C
资格:
Qualification:
AEC-Q100
封装:
Packaging:
Tube
Description/Function:Speaker
高度:
Height:
15.7 mm
Input Type:Single
长度:
Length:
29.23 mm
Output Current:8000 mA
Supply Type:Single
宽度:
Width:
4.5 mm
商标:
Brand:
STMicroelectronics
Gain:30 dB
Number of Channels:4 Channel
CMRR - Common Mode Rejection Ratio:55 dB
工作电源电压:
Operating Supply Voltage:
9 V, 12 V, 15 V
Output Signal Type:Differential
Pd-功率耗散:
Pd - Power Dissipation:
85 W
产品类型:
Product Type:
Audio Amplifiers
工厂包装数量:
Factory Pack Quantity:
357
子类别:
Subcategory:
Audio ICs
Vos - Input Offset Voltage:100 mV
单位重量:
Unit Weight:
0.250727 oz

TDA7563B器件文档内容

                                                                                             TDA7563B

                                                      4 x 50 W multifunction quad power amplifier

                                                               with built-in diagnostics feature

                                                                                             Datasheet  production data

Features

■  Multipower BCD technology

■  MOSFET output power stage

■  DMOS power output                                                                                            '!0'03

                                                                                             '!0'03

                                                                                '!0'03

■  New high efficiency (class SB)                              Flexiwatt27                   PowerSO36          Flexiwatt27

                                                               (Horizontal)                  (Slug up)          (VertIcal)

■  High output power capability 4 x 28 W / 4  @

   14.4 V, 1 kHz, 10 % THD, 4 x 50 W max power

■  Max. output power 4 x 72 W / 2                    Description

■  Full I2C bus driving:

   –  Standby                                         The TDA7563B is a new BCD technology quad

   –  Independent front/rear soft play/mute           bridge type of car radio amplifier in Flexiwatt27 &

   –  Selectable gain 30 dB / 16 dB (for low noise    PowerSO36 packages specially intended for car

      line output function)                           radio applications.

   –  High efficiency enable/disable                  Thanks to the DMOS output stage the TDA7563B

   –  I2C bus digital diagnostics (including DC       has a very low distortion allowing a clear powerful

      and AC load detection)                          sound. Among the features, its superior efficiency

■  Full fault protection                              performance coming from the internal exclusive

                                                      structure, makes it the most suitable device to

■  DC offset detection                                simplify the thermal management in high power sets.

■  Four independent short circuit protection          The dissipated output power under average

■  Clipping detector pin with selectable threshold    listening condition is in fact reduced up to 50 %

   (2 % / 10 %)                                       when compared to the level provided by

■  Standby/mute pin                                   conventional class AB solutions.

■  Linear thermal shutdown with multiple thermal      This device is equipped with a full diagnostics

   warning                                            array that communicates the status of each

   ESD protection                                     speaker through the I2C bus.



Table 1.    Device summary

            Order code                                Package                                Packing

            TDA7563B                                  Flexiwatt27 (vertical)                              Tube

            TDA7563BH                                 Flexiwatt27 (horizontal)                            Tube

            TDA7563BPD                                PowerSO36                                           Tube

          TDA7563BPDTR                                PowerSO36                              Tape and reel

September 2013                                        Doc ID 12733 Rev 6                                        1/33

This is information on a product in full production.                                                            www.st.com   1
Contents                                                                                                     TDA7563B

Contents

1         Block diagram and application circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . 6

2         Pins description    ............................................ 7

3         Electrical specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8

          3.1  Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8

          3.2  Thermal data   ...............................................                                                     8

          3.3  Electrical characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .           8

          3.4  Electrical characteristics curves  ................................                                                11

4         Diagnostics functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

          4.1  Turn-on diagnostic       ..........................................                                                14

          4.2  Permanent diagnostics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

          4.3  Output DC offset detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17

          4.4  AC diagnostic  ..............................................                                                      17

5         Multiple faults   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

          5.1  Faults availability      . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

6         Thermal protection        ..................                        .  .  .  ......    .  .  .  .  .......    .  .  .   20

          6.1  Fast muting . . . . . . . . . . . . . . . . . . . . . . .      .  .  .  .......   .  .  .  .  ........   .  .  .   20

7         I2C  bus  ............................                              .  .  .  ......    .  .  .  .  .......    .  .  .   21

          7.1  I2C programming/reading sequences . . .                        .  .  .  .......   .  .  .  .  ........   .  .  .   21

          7.2  I2C bus interface        ..................                    .  .  .  .......   .  .  .  .  ........   .  .  .   21

               7.2.1       Data validity . . . . . . . . . . . . . . . . . .  .  .  .  ........  .  .  .  .  .........  .  .  .  . 21

               7.2.2       Start and stop conditions . . . . . . . .          .  .  .  ........  .  .  .  .  .........  .  .  .  . 21

               7.2.3       Byte format  ..................                    .  .  .  ........  .  .  .  .  .........  .  .  .  . 21

               7.2.4       Acknowledge  .................                     .  .  .  ........  .  .  .  .  .........  .  .  .  . 22

8         Software specifications       . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23

9         Examples of bytes sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

2/33                                    Doc ID 12733 Rev 6
TDA7563B                                                                                                                   Contents

10        Package   information   .  .....   ....   ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  . . . . . 29

11        Revision  history  ...  .  .....   ....   ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  . . . . . 32

                                     Doc ID  12733  Rev  6                                                                 3/33
List of tables                                                                                                                                                   TDA7563B

List of tables

Table 1.   Device summary . . . . . . . . . . . . . . . . . . . . .           ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .1

Table 2.   Absolute maximum ratings . . . . . . . . . . . . .                 ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .8

Table 3.   Thermal data. . . . . . . . . . . . . . . . . . . . . . . .        ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .8

Table 4.   Electrical characteristics . . . . . . . . . . . . . . .           ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .8

Table 5.   Double fault table for turn on diagnostic . . .                    ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  19

Table 6.   IB1  ...............................                               ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  23

Table 7.   IB2  ...............................                               ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  24

Table 8.   DB1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  24

Table 9.   DB2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  25

Table 10.  DB3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  26

Table 11.  DB4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  27

Table 12.  Document revision history  .............                           ...  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  32

4/33                                  Doc ID 12733                            Rev  6
TDA7563B                                                                                                                      List        of  figures

List of      figures

Figure  1.   Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  ..  .  .  .  .  .6

Figure  2.   Application circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  ..  .  .  .  .  .6

Figure  3.   Pins connection diagram of the Flexiwatt27 (top view). . . . . . . . . . . . . . . . . .                         .  .  .  .  ..  .  .  .  .  .7

Figure  4.   Pins connection diagram of the PowerSO36 slug up (top view) . . . . . . . . . . .                                .  .  .  .  ..  .  .  .  .  .7

Figure  5.   Quiescent current vs. supply voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  ..  .  .  .  .  11

Figure  6.   Output power vs. supply voltage (4). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ..  .  .  .  .  11

Figure  7.   Output power vs. supply voltage (2). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ..  .  .  .  .  11

Figure  8.   Distortion vs. output power (4, STD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ..  .  .  .  .  11

Figure  9.   Distortion vs. output power (4, HI-EFF) . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  ..  .  .  .  .  12

Figure  10.  Distortion vs. output power (2, STD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  ..  .  .  .  .  12

Figure  11.  Distortion vs. frequency (4) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .          .  .  .  .  ..  .  .  .  .  12

Figure  12.  Distortion vs. frequency (2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .          .  .  .  .  ..  .  .  .  .  12

Figure  13.  Crosstalk vs. frequency  .........................................                                               .  .  .  .  ..  .  .  .  .  12

Figure  14.  Supply voltage rejection vs. frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  ..  .  .  .  .  12

Figure  15.  Power dissipation and efficiency vs. output power (4, STD, SINE) . . . . . . .                                  .  .  .  .  ..  .  .  .  .  13

Figure  16.  Power dissipation and efficiency vs. output power (4, HI-EFF, SINE) . . . . .                                   .  .  .  .  ..  .  .  .  .  13

Figure  17.  Power dissipation vs. average output power (audio program simulation, 4)                                        .  .  .  .  ..  .  .  .  .  13

Figure  18.  Power dissipation vs. average output power (audio program simulation, 2)                                        .  .  .  .  ..  .  .  .  .  13

Figure  19.  Turn-on diagnostic: working principle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  ..  .  .  .  .  14

Figure  20.  SVR and output behavior (case 1: without turn-on diagnostic). . . . . . . . . . . .                              .  .  .  .  ..  .  .  .  .  14

Figure  21.  SVR and output pin behavior (case 2: with turn-on diagnostic) . . . . . . . . . . .                              .  .  .  .  ..  .  .  .  .  15

Figure  22.  Thresholds for short to GND/VS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .             .  .  .  .  ..  .  .  .  .  15

Figure  23.  Thresholds for short across the speaker/open speaker . . . . . . . . . . . . . . . . .                           .  .  .  .  ..  .  .  .  .  15

Figure  24.  Thresholds for line-drivers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .        .  .  .  .  ..  .  .  .  .  15

Figure  25.  Restart timing without diagnostic enable (permanent) . . . . . . . . . . . . . . . . . .                         .  .  .  .  ..  .  .  .  .  16

Figure  26.  Restart timing with diagnostic enable (permanent). . . . . . . . . . . . . . . . . . . . .                       .  .  .  .  ..  .  .  .  .  16

Figure  27.  Current detection: Load impedance |Z| vs. output peak voltage. . . . . . . . . . .                               .  .  .  .  ..  .  .  .  .  18

Figure  28.  Thermal foldback diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .           .  .  .  .  ..  .  .  .  .  20

Figure  29.  Data validity on the I2C bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .         .  .  .  .  ..  .  .  .  .  22

Figure  30.  Timing diagram on the I2C bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .             .  .  .  .  ..  .  .  .  .  22

Figure  31.  Timing acknowledge clock pulse . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  ..  .  .  .  .  22

Figure  32.  Flexiwatt27 (horizontal) mechanical data and package dimensions. . . . . . . .                                   .  .  .  .  ..  .  .  .  .  29

Figure  33.  Flexiwatt27 (vertical) mechanical data and package dimensions . . . . . . . . . .                                .  .  .  .  ..  .  .  .  .  30

Figure  34.  PowerSO36 (slug up) mechanical data and package dimensions . . . . . . . . .                                     .  .  .  .  ..  .  .  .  .  31

                                      Doc ID 12733 Rev 6                                                                                               5/33
Block  diagram and application circuit                                                                                             TDA7563B

1      Block diagram and application circuit

       Figure  1.  Block        diagram

                                              #,+        $!4!        6##  6##

                   34
"9 -54%                                                     4HERMAL                      #LIP             #$?/54

                                                     )#"53                        0ROTECTION  2EFERENCE        $ETECTOR

                                                  -UTE  -UTE                     $UMP

                   ).2&             &                                                                                            /542&

                                                                                           3HORT#IRCUIT                          /542&

                                                                                           0ROTECTION

                   ).22                                                                   $IAGNOSTIC

                                     2                                                                                            /5422

                                                                                           3HORT#IRCUIT                        /5422

                                                                                        0ROTECTION

                   ).,&             &                                                  $IAGNOSTIC

                                                                                                                                  /54,&

                                                                                        3HORT#IRCUIT                           /54,&

                                                                                        0ROTECTION

                   ).,2        2                                                       $IAGNOSTIC                                /54,2

                                                                                       3HORT#IRCUIT                            /54,2

                                                                                     0ROTECTION

                                                                                     $IAGNOSTIC

                                362           !#?'.$            2&   22        ,&  ,2                     4! "             3?'.$

                                                                     07?'.$

                                                                                                                                           *$3*36

       Figure 2.   Application circuit

                                              #                #

                                              M&          M&

                          666 ##                               6CC      6CC

                                                                                                     

                                        $!4!                                                                           /542&

                   )#"53                                                                               

                                        #,+                                                            

                                #M&                                                                                /5422

                   ).2&                                                                               

                                #M&                                                                

                   ).22                                                                                                /54,&

                                #M&                                                                  

                   ).,&                                                                                 

                                #M&                                                                                 /54,2

                   ).,2                                                                                 

                                              3
'.$                                                     4!"

                                                                               

                                                                                                +

                                                         #          #                                          6

                                                         M&         M&

                                                                                   #$/54

                                                                                                                                           *$3*36

6/33                                          Doc ID 12733 Rev 6
TDA7563B                                                                                Pins description

2         Pins description

          Figure 3.  Pins connection diagram of the          Flexiwatt27 (top view)

                                                4!"                                     4!"

                                                $!4!                                    $!4!

                                                07?'.$22                               07?'.$22

                                                /5422
                                 /5422

                                                #+                                      #+

                                                /5422                                  /5422

                                                6##                                    6##

                                                /542&
                                 /542&

                                                07?'.$2&                               07?'.$2&

                                                /542&                                  /542&

                                                !#'.$                                  !#'.$

                                                ).2&                                   ).2&

                                                ).22                                   ).22

                                                3?'.$                                   3?'.$

                                                ).,2                                   ).,2

                                                ).,&                                   ).,&

                                                362                                     362

                                                /54,&                                  /54,&

                                                 07?'.$,&                                07?'.$,&

                                                 /54,&
                                  /54,&

                                                 6##                                     6##

                                                 /54,2                                   /54,2

                                                 #$
/54                                   #$
/54

                                                 /54,2
                                  /54,2

                                                 07?'.$,2                                07?'.$,2

                                                 34"9                                     34"9

                                                 4!"                                      4!"

                     )OH[LZDWW YHUWLFDO                      )OH[LZDWW KRUL]RQWDO       *$3*36

          Figure 4.  Pins connection diagram of the          PowerSO36 slug up (top view)

                     6##                                      4!"

                     /54
                                    #+

                     .#                                     .#

                     .#                                     /54

                     07'.$                                    .#

                     /54                                     07'.$

                     !#'.$                                    6##

                        ).                                   $!4!

                        ).                                   /54

                     3'.$                                    /54

                        ).                                  34"9

                        ).                                  6##

                     362                                     07'.$

                     /54                                    .#

                     07'.$                                   /54

                     .#                                    .#

                     /54
                                   .#

                     6##                                     #$

                                                                                                *$3*36

                             Doc ID 12733 Rev 6                                                      7/33
Electrical specifications                                                                                     TDA7563B

3            Electrical specifications

3.1          Absolute maximum ratings

Table 2.     Absolute maximum ratings

   Symbol                                   Parameter                                        Value            Unit

      Vop    Operating supply voltage                                                        18                     V

      VS     DC supply voltage                                                               28                     V

   Vpeak     Peak supply voltage (for t = 50 ms)                                             50                     V

      VCK    CK pin voltage                                                                  6                      V

   VDATA     Data pin voltage                                                                6                      V

      IO     Output peak current (not repetitive t = 100  ms)                                8                      A

      IO     Output peak current (repetitive f > 10 Hz)                                      6                      A

      Ptot   Power dissipation Tcase = 70 °C                                                 85                     W

   Tstg, Tj  Storage and junction temperature                                              -55 to 150               °C

3.2          Thermal data

Table 3.     Thermal data

   Symbol                          Parameter                              PowerSO36          Flexiwatt 27     Unit

Rth j-case   Thermal resistance junction-to-case               Max                1                 1         °C/W

3.3          Electrical characteristics

             Refer to the test circuit, VS = 14.4 V; RL = 4 ; f = 1 kHz; GV      =  30 dB;  Tamb = 25  °C; unless

             otherwise specified.

Table 4.     Electrical characteristics

Symbol           Parameter                                Test condition             Min.    Typ.       Max.        Unit

Power amplifier

   VS        Supply voltage range             -                                      8           -      18          V

      Id     Total quiescent drain current    -                                      -       170        300         mA

                                              Max. power (VS = 15.2 V,    square     -       50            -        W

                                              wave input (2-Vrms))

   PO        Output power                     THD = 10-%                             25      28

                                              THD = 1-%                              20      22            -        W

8/33                                              Doc ID 12733 Rev 6
TDA7563B                                                                           Electrical  specifications

Table 4.  Electrical characteristics         (continued)

Symbol                Parameter                       Test condition         Min.  Typ.        Max.  Unit

                                          RL = 2 ; EIAJ (VS = 13.7 V)       55    68

PO        Output power                    RL = 2 ; THD 10 %                 40    50          -     W

                                          RL = 2 ; THD 1 %                  32    40

                                          RL = 2 ; max power                60    75

                                          PO = 1 W to 10 W; STD mode               0.03        0.1

                                          HE mode; PO = 1.5 W                -     0.02        0.1   %

                                          HE mode; PO = 8 W                        0.15        0.5

THD       Total harmonic distortion       PO = 1-10 W, f = 10 kHz            -     0.2         0.5   %

                                          GV = 16d B; STD mode               -     0.02        0.05  %

                                          VO = 0.1 to 5 VRMS

CT        Cross talk                      f = 1 kHz to 10 kHz, Rg = 600     50    60          -     dB

RIN       Input impedance                 -                                  60    100         130   k

GV1       Voltage gain 1                  -                                  29.5  30          30.5  dB

GV1      Voltage gain match 1            -                                  -1    -           1     dB

GV2       Voltage gain 2                  -                                  15.5  16          16.5  dB

GV2      Voltage gain match 2            -                                  -1    -           1     dB

EIN1      Output noise voltage 1          Rg = 600  20 Hz to 22 kHz         -     50          100   µV

EIN2      Output noise voltage 2          Rg = 600 ; GV = 16 dB             -     15          30    µV

                                          20 Hz to 22 kHz

SVR       Supply voltage rejection        f = 100 Hz to 10 kHz; Vr = 1 Vpk;  50    60          -     dB

                                          Rg = 600 

BW        Power bandwidth                 -                                  100   -           -     kHz

ASB       Standby attenuation             -                                  90    110         -     dB

ISB       Standby current                 Vst-by = 0                         -     1           10    µA

AM        Mute attenuation                -                                  80    100         -     dB

VOS       Offset voltage                  Mute and play                      -100  0           100   mV

VAM       Min. supply mute threshold      -                                  7     7.5         8     V

TON       Turn on delay                   D2/D1 (IB1) 0 to 1                 -     5           20    ms

TOFF      Turn off delay                  D2/D1 (IB1) 1 to 0                 -     5           20    ms

VSBY      Standby/mute pin for st-by      -                                  0     -           1.5   V

VMU       Standby/mute pin for mute       -                                  3.5   -           5     V

CMRR      Input CMRR                      VCM = 1 Vpk-pk; Rg   =  0         -     55          -     dB

VOP       Standby/mute pin for operating  -                                  7     -           VS    V

                                          Vst-by/mute = 8.5 V                -     20          40    µA

IMU       Standby/mute pin current

                                          Vst-by/mute < 1.5 V                -     0           5     µA

CDLK      Clip det high leakage current   CD off / VCD = 6 V                 -     0           5     µA

CDSAT     Clip det sat. voltage           CD on; ICD = 1 mA                  -     -           300   mV

                                             Doc ID 12733 Rev 6                                      9/33
Electrical specifications                                                                         TDA7563B

Table 4.  Electrical characteristics          (continued)

Symbol    Parameter                           Test condition                    Min.     Typ.  Max.     Unit

                                              D0 (IB1) = 1                      5        10    15       %

CDTHD     Clip det THD level

                                              D0 (IB1) = 0                      1        2     3        %

Turn on diagnostics 1 (Power amplifier mode)

          Short to GND det. (below this

Pgnd      limit, the Output is considered                                       -        -     1.2      V

          in short circuit to GND)

          Short to Vs det. (above this

Pvs       limit, the output is considered in                                    Vs -1.2  -     -        V

          short circuit to Vs)

          Normal operation thresholds.        Power amplifier in standby

Pnop      (within these limits, the output                                      1.8      -     Vs -1.8  V

          is considered without faults).

Lsc       Shorted load det.                                                     -        -     0.5      

Lop       Open load det.                                                        130      -              

Lnop      Normal load det.                                                      1.5      -     70       

Turn on diagnostics 2 (Line driver mode)

          Short to GND det. (below this

Pgnd      limit, the output is considered in                                    -        -     1.2      V

          short circuit to GND)

          Short to Vs det. (above this

Pvs       limit, the output is considered in                                    Vs -1.2  -     -        V

          short circuit to Vs)

          Normal operation thresholds.        Power amplifier in standby

Pnop      (within these limits, the output                                      1.8      -     Vs -1.8  V

          is considered without faults).

Lsc       Shorted load det.                                                     -        -     1.5      

Lop       Open Load det.                                                        400      -              

Lnop      Normal Load det.                                                      4.5      -     200      

Permanent diagnostics 2 (Power amplifier mode or line driver mode)

          Short to GND det. (below this

Pgnd      limit, the output is considered in                                    -        -     1.2      V

          short circuit to GND)

          Short to Vs det. (above this        Power amplifier in mute or play,

Pvs       limit, the output is considered in  one or more short circuits        Vs -1.2  -     -        V

          short circuit to Vs)                protection activated

          Normal operation thresholds.

Pnop      (within these limits, the output                                      1.8      -     Vs -1.8  V

          is considered without faults).

                                              Power amplifier mode              -        -     0.5      

LSC       Shorted load det.

                                              Line driver mode                  -        -     1.5      

10/33                                         Doc ID 12733 Rev 6
TDA7563B                                                                                                                 Electrical      specifications

Table 4.             Electrical characteristics             (continued)

Symbol                           Parameter                             Test condition                        Min.            Typ.        Max.           Unit

VO          Offset detection                             Power amplifier in play,                            ±1.5            ±2          ±2.5           V

                                                         AC input signals = 0

INL         Normal load current detection                                                                    500                  -      -              mA

IOL         Open load current detection                  VO < (VS-5)pk                                           -                -      250            mA

I2C bus interface

SCL         Clock frequency                              -                                                       -                -      400            kHz

VIL         Input low voltage                            -                                                       -                -      1.5            V

VIH         Input high voltage                           -                                                   2.3                  -      -              V

3.4                  Electrical characteristics curves

Figure 5.            Quiescent current vs. supply voltage                    Figure 6.          Output power vs. supply voltage (4)

         ,G P$                                                                  3R :

                                                                          

                                                                                                                                    3RPD[

                  9LQ                                                    

               12/2$'6                                                              5/  2KP

                                                                                         I  .+]

                                                                                                                                      7+'    

                                                                             

                                                                          

                                                                          

                                                                          

                                                                                                                                       7+'    

                                                                          

                                                                           

                                                                             

                                                                           

                                                                                                                           

                                     9V 9                      *$3*36                                      9V 9                               *$3*36

Figure 7.            Output      power vs. supply    voltage (2)            Figure 8.          Distortion vs. output                power (4, STD)

         3R :                                                                      7+' 

                                                                          

                                                                                      67$1'$5'02'(

                                               3RPD[                                 9V    9

                  5/   2KP                                                         5/    2KP

                I  .+]                                                    

                                                   7+'   

                                                                                                                  I  .+]

                                                                           

                                                   7+'                                                       I  .+]

     

                                                                           

                                                                                                                     

                                     9V 9                      *$3*36                                         3R :                            *$3*36

                                                            Doc ID 12733 Rev 6                                                                          11/33
Electrical specifications                                                                                                                  TDA7563B

Figure 9.             Distortion vs.                output  power  (4,   HI-   Figure 10.        Distortion       vs. output power (2,

                      EFF)                                                                        STD)

            7+'                                                                      7+' 

                                                                              

                +,())02'(                                                                +,())02'(

                9V  9                                                               9V  9

               5/  2KP                                                                5/   2KP

                                                                                    

                                    I  .+]                                                                   I  .+]

       

                               I  .+]                                      

                                                                                                               I  .+]

                                                                           

                                                                                                                            

                                            3R :                  *$3*36                                     3R :                         *$3*36

Figure 11.            Distortion vs. frequency (4)                             Figure 12.        Distortion       vs. frequency           (2)

           7+'                                                                       7+' 

                                                                              

                                                                                            67$1'$5'02'(

                67$ 1'$5'02'(                                                             9V  9

               9V  9                                                              5/  2KP

                5/  2KP                                                                3R  :

                3R  :

                                                                             

                                                                            

                                                                                                                         

                                            I +]                  *$3*36                                          I +]                    *$3*36

Figure 13.            Crosstalk          vs. frequency                          Figure 14.        Supply voltage                rejection  vs.

                                                                                                  frequency

       &52667$/. G%                                                                695 G%

                                                                              

                                                                              

                                                                              

                                                                              

          67$1'$5'02'(                                                      

            5/      2KP

            3R      :                                                                  67'  +(02'(

          5J      2KP                                                            5J  2KP

                                                                                            9ULSSOH   9SN

                                                                              

                                                                              

                                                                                                                         

                                            I +]                  *$3*36                                     I +]                         *$3*36

12/33                                                              Doc ID 12733 Rev 6
TDA7563B                                                                                                                           Electrical specifications

Figure 15.             Power dissipation and efficiency vs.                                 Figure 16.           Power dissipation and efficiency vs.

                       output power (4, STD, SINE)                                                              output power (4, HI-EFF, SINE)

           3WRW :                                                      Q                            3WRW :                                              Q 

                                                                                                                                                             

                 67$1'$5'02'(                                      Q                                                     +,())02'(                          

               9V    9                                                                                           9V  9

                 5/    [2KP                                                                                          5/  [2KP         Q

               I  .+]6,1(                                                                                        I  .+]6,1(                      

                                                                                                                                                             

                                                                                                                                                             

                                                                                                                                                    3WRW         

                                                                   3WRW      

                                                                                                                                                             

                                                                                                                                                             

                                                                                                                                                             

                                                                                                                                                                

                                                                                                                   

                                          3R :                                *$3*36                                   3R :                                 *$3*36

Figure 17.             Power dissipation vs. average                                        Figure 18.           Power dissipation vs. average

                       output power (audio program                                                               output power (audio program

                       simulation, 4)                                                                           simulation, 2)

    0TOT7                                                                                     0TOT7

                                                                                          

                                                            34$-/$%                      

              6S6                                                                                6S6

            2,X/HM                                                                         2,X/HM

              '!53 3)!../)3%                                                                          '!533)!../)3%                             34$-/$%

                                                                                          

                                                      #,)0                                  

                                                    34! 24

                                                              ()
%&&-/$%                                                            #,)0         ()
%&&-/$%

                                                                                                                                 34!24

                                                                                          

                                                                                          

                                                                                           

                                                                                           

                                                                                                                                                        

                                          0O 7                               *$3*36                                   0O 7                                *$3*36

                                                                            Doc ID 12733 Rev 6                                                                         13/33
Diagnostics functional description                                                                                            TDA7563B

4      Diagnostics functional description

4.1    Turn-on diagnostic

       It is activated at the turn-on (standby out) under I2C bus request. Detectable output faults

       are:

       ●     Short to GND

       ●     Short to Vs

       ●     Short across the speaker

       ●     Open speaker

       To verify if any of the above misconnections are in place, a subsonic (inaudible) current

       pulse (Figure 19) is internally generated, sent through the speaker(s) and sunk back. The

       turn on diagnostic status is internally stored until a successive diagnostic pulse is requested

       (after a I2C reading).

       If the "standby out" and "diag. enable" commands are both given through a single

       programming step, the pulse takes place first (power stage still in standby mode, low,

       outputs= high impedance).

       Afterwards, when the amplifier is biased, the permanent diagnostic takes place. The

       previous turn on state is kept until a short appears at the outputs.

       Figure 19.  Turn-on diagnostic:                    working principle

                                                   9Va9  , P$

                               ,VRXUFH                    ,VRXUFH

                                                   #(     ,VLQN

                                                   #(

                               ,VLQN                                                   aPV                      W PV

                                                                                0HDVXUHWLPH

                                                                                                                                 '!0'03

       Figure 20 and 21 show SVR and output waveforms at the turn-on (standby out) with and

       without turn-on diagnostic.

       Figure 20.  SVR and output behavior (case 1: without turn-on diagnostic)

                   9VYU

                   2XW

                                                                                3HUPDQHQWGLDJQRVWLF

                                                                             DFTXLVLWLRQWLPH P67\S

                         %LDV SRZHUDPSWXUQRQ          'LDJQRVWLF(QDEOH                                                   W

                                                          3HUPDQHQW            )$8/7

                                                                                HYHQW                              5HDG'DWD

             ,&%'$7$                                                       3HUPDQHQW'LDJQRVWLFVGDWD RXWSXW

                                                                                       SHUPLWWHGWLPH                           '!0'03

14/33                                              Doc    ID 12733 Rev       6
TDA7563B                                                                                    Diagnostics functional description

          Figure 21.  SVR  and output pin behavior                               (case  2:  with turn-on diagnostic)

          9VYU

          2XW                    7X UQRQGLDJQRVWLF

                               DFTXLVLWLRQWLPH P67\S                                                        3HUPDQHQWGLDJQRVWLF

                                                                                                                  DFTXLVLWLRQWLPH P67\S

                                                                                                                                                  W

                      'LDJQRVWLF(QDEOH  7X UQRQ'LDJQRVWLFVGDWD RXWSXW                    'LDJQRVWLF(QDEOH  )$8/7

                      7XUQRQ                                  SHUPLWWHGWLPH                3HUPDQHQW         HYHQW

                                 %LDV SRZHUDPSWXUQRQ                         5HDG'DWD                  3HUPDQHQW'LDJQRVWLFVGDWD RXWSXW

                                          SHUPLWWHGWLPH                                                         SHUPLWWHGWLPH

          ,&%'$7 $                                                                                                                              '!0'03

          The information related to the outputs status is read and memorized at the end of the

          current pulse top. The acquisition time is 100 ms (typ.). No audible noise is generated in the

          process. As for short to GND / Vs the fault-detection thresholds remain unchanged from 30

          dB to 16 dB gain setting. They are as follows:

          Figure 22.  Thresholds for short to GND/VS

                                 3#TO'.$                 X  .ORMAL/PERATION            X        3#TO6S

                           6                 6              6             63
6       63
6            63

                                                                                                                                                     '!0'03

          Concerning short across the speaker / open speaker, the threshold varies from 30 dB to 16

          dB gain setting, since different loads are expected (either normal speaker's impedance or

          high impedance). The values in case of 30 dB gain are as follows:

          Figure 23.  Thresholds for short across the speaker/open speaker

                           3#ACROSS,OAD                  X  .ORMAL/PERATION            X  /PEN,OAD

                      6                  7                  7             7           7               )NFINITE

                                                                                                                                                  '!0'03

          If the line-driver mode (Gv= 16 dB and line driver mode diagnostic = 1) is selected, the same

          thresholds will change as follows:

          Figure 24.  Thresholds for line-drivers

                           3#ACROSS,OAD                  X  .ORMAL/PERATION            X  /PEN,OAD

                      7                  7                  7               7          7               INFINITE

                                                                                                                                                  '!0'03

                                          Doc ID 12733 Rev 6                                                                                         15/33
Diagnostics functional description                                                                                         TDA7563B

4.2    Permanent diagnostics

       Detectable conventional faults are:

            –  Short to GND

            –  Short to Vs

            –  Short across the speaker

       The following additional features are provided:

            –  Output offset detection

       The  TDA7563B has 2 operating statuses:

       1.   Restart mode. The diagnostic is not enabled. Each audio channel operates

            independently of each other. If any of the a.m. faults occurs, only the channel(s)

            interested is shut down. A check of the output status is made every 1 ms (Figure 25).

            Restart takes place when the overload is removed.

       2.   Diagnostic mode. It is enabled via I2C bus and self activates if an output overload (such

            as to cause the intervention of the short-circuit protection) occurs to the speakers

            outputs. Once activated, the diagnostics procedure develops as follows (Figure 26):

            –  To avoid momentary re-circulation spikes from giving erroneous diagnostics, a

               check of the output status is made after 1ms: if normal situation (no overloads) is

               detected, the diagnostic is not performed and the channel returns active.

            –  Instead, if an overload is detected during the check after 1 ms, then a diagnostic

               cycle having a duration of about 100 ms is started.

            –  After a diagnostic cycle, the audio channel interested by the fault is switched to

               restart mode. The relevant data are stored inside the device and can be read by

               the microprocessor. When one cycle has terminated, the next one is activated by

               an I2C reading. This is to ensure continuous diagnostics throughout the car-radio

               operating time.

       3.   To check the status of the device a sampling system is needed. The timing is chosen at

            microprocessor level (over half a second is recommended).

       Figure 25.  Restart timing without diagnostic enable (permanent) - Each 1ms time, a

                   sampling of the fault is done

                                                                                                                           /UT

                                                  
M3  M3  M3        M3  M3

                                                                                              T

               /VERCURRENT  AND SHOR T

               CIRCUIT PROTECTIONINTERVENTION                                 3HORT CI RCUI TREMOVED

               IESHORT CIRCUI TT O'.$                                                                                         '!0'03

       Figure 26.  Restart timing with                   diagnostic      enable  (permanent)

                                                  
M3       M3            M3  M3

                                                                                                           T

                   /VERCURRENT ANDSHORT                                                                  3HO RTCIRCUIT  REMOVED

               CIRCUITPROTECTI ON IN TERVENTI ON

                   IES HORTC IRCUI TTO'.$                                                                                     '!0'03

16/33                                                    Doc ID 12733 Rev 6
TDA7563B                                                            Diagnostics functional description

4.3       Output DC offset detection

          Any DC output offset exceeding ±2 V is signalled out. This inconvenient might occur as a

          consequence of initially defective or aged and worn-out input capacitors feeding a DC

          component to the inputs, so putting the speakers at risk of overheating.

          This diagnostic has to be performed with low-level output AC signal (or Vin = 0).

          The test is run with selectable time duration by microprocessor (from a "start" to a "stop"

          command):

          –  Start = Last reading operation or setting IB1 - D5 - (offset enable) to 1

          The TDA7563B signals out an offset to the user if this offset condition is stable during the

          assigned testing time. This feature is disabled if any overloads leading to activation of the

          short-circuit protection occurs in the process.

4.4       AC diagnostic

          It is targeted at detecting accidental disconnection of tweeters in 2-way speaker and, more

          in general, presence of capacitively (AC) coupled loads.

          This diagnostic is based on the notion that the overall speaker's impedance (woofer +

          parallel tweeter) will tend to increase towards high frequencies if the tweeter gets

          disconnected, because the remaining speaker (woofer) would be out of its operating range

          (high impedance). The diagnostic decision is made according to peak output current

          thresholds, as follows:

                                       Iout > 500 mApk = normal status

                                            Iout < 250 mApk = open tweeter

          To correctly implement this feature, it is necessary to briefly provide a signal tone (with the

          amplifier in "play") whose frequency and magnitude are such as to determine an output

          current higher than 500 mApk with in normal conditions and lower than 250 mApk should

          the parallel tweeter be missing.

          The test has to last for a minimum number of 3 sine cycles starting from the activation of the

          AC diagnostic function IB2 < D2 > 0 up to the I2C reading of the results (measuring period).

          To confirm presence of tweeter, it is necessary to find at least 3 current pulses over 500 mA

          over all the measuring period, else an "open tweeter" message will be issued.

          The frequency / magnitude setting of the test tone depends on the impedance

          characteristics of each specific speaker being used, with or without the tweeter connected

          (to be calculated case by case). High-frequency tones (> 10 kHz) or even ultrasonic signals

          are recommended for their negligible acoustic impact and also to maximize the impedance

          module's ratio between with tweeter-on and tweeter-off.

          Figure 27 shows the load impedance as a function of the peak output voltage and the

          relevant diagnostic fields.

          This feature is disabled if any overloads leading to activation of the short-circuit protection

          occurs in the process.

                                            Doc ID 12733 Rev 6                                             17/33
Diagnostics functional  description                                                                                       TDA7563B

       Figure 27.       Current detection: Load               impedance    |Z|        vs.  output     peak voltage

                        ,O AD\Z\/HM

                        

                                                                                                      )OUTPEAK M!

                             ,OWCURRENTDETECTIONAREA

                                        /PENLOAD                                                    )OUTPEAK M!

                             $OFTHE$"XBYRES

                                                                                                    )"$ 

                                                             (IGHCURRENTDETECTIONAREA

                                                                        .ORMALLOAD

                                                              $OFTHE$"XBYTES

                        

                        

                                                                                           

                                                           6OUT 0EAK                                                    '!0'03

18/33                                               Doc ID 12733 Rev 6
TDA7563B                                                                                    Multiple faults

5         Multiple faults

          When more misconnections are simultaneously in place at the audio outputs, it is

          guaranteed that at least one of them is initially read out. The others are notified after

          successive cycles of I2C reading and faults removal, provided that the diagnostic is enabled.

          This is true for both kinds of diagnostic (Turn on and Permanent).

          The table below shows all the couples of double-fault possible. It should be taken into

          account that a short circuit with the 4 ohm speaker unconnected is considered as double

          fault.

          Table 5.       Double fault table  for turn on  diagnostic

                         S. GND (so)         S. GND (sk)    S. Vs             S. Across L.           Open L.

          S. GND (so)    S. GND                  S. GND     S. Vs + S. GND    S. GND                 S. GND

          S. GND (sk)    /                       S. GND     S. Vs             S. GND          Open L. (*)

                  S. Vs  /                       /          S. Vs             S. Vs                  S. Vs

          S. Across L.   /                       /          /                 S. Across L.           N.A.

          Open L.        /                       /          /                 /               Open L. (*)

          S. GND (so) / S. GND (sk) in the above table make a distinction according to which of the 2

          outputs is shorted to ground (test-current source side= so, test-current sink side = sk). More

          precisely, in Channels LF and RR, so = CH+, sk = CH-; in Channels LR and RF, so = CH-, sk

          = CH+.

          In permanent diagnostic the table is the same, with only a difference concerning open load

          (*), which is not among the recognizable faults. Should an open load be present during the

          device's normal working, it would be detected at a subsequent Turn on Diagnostic cycle (i.e.

          at the successive car radio turn-on).

5.1       Faults availability

          All the results coming from I2C bus, by read operations, are the consequence of

          measurements inside a defined period of time. If the fault is stable throughout the whole

          period, it will be sent out.

          To guarantee always resident functions, every kind of diagnostic cycles (turn-on, permanent,

          offset) will be reactivate after any I2C reading operation. So, when the micro reads the I2C, a

          new cycle will be able to start, but the read data will come from the previous diag. cycle (i.e.

          The device is in turn-on state, with a short to GND, then the short is removed and micro

          reads I2C. The short to GND is still present in bytes, because it is the result of the previous

          cycle. If another I2C reading operation occurs, the bytes do not show the short). In general

          to observe a change in diagnostic bytes, two I2C reading operations are necessary.

                                        Doc ID 12733 Rev 6                                                  19/33
Thermal  protection                                                                                                                                                     TDA7563B

6        Thermal protection

         Thermal protection is implemented through thermal foldback (Figure 28).

         Thermal foldback begins limiting the audio input to the amplifier stage as the junction

         temperatures rise above the normal operating range. This effectively limits the output power

         capability of the device thus reducing the temperature to acceptable levels without totally

         interrupting the operation of the device.

         The output power will decrease to the point at which thermal equilibrium is reached.

         Thermal equilibrium will be reached when the reduction in output power reduces the

         dissipated power such that the die temperature falls below the thermal foldback threshold.

         Should the device cool, the audio level will increase until a new thermal equilibrium is

         reached or the amplifier reaches full power. Thermal foldback will reduce the audio output

         level in a linear manner.

         Three thermal warning are available through the I2C bus data.

         Figure 28.  Thermal foldback diagram

                      6O UT         4(7!2 .4(7!2. 4(7!2. 

                                    /.   /.         /.

                      6OU T                    4(3(                                                                   4(3(                 4J #

                                                         34!24                                                                                      %.$

                                         43$                                                                             43$ WITHSAMEINPUT         4J #

                     #$OUT                                                                                                SIGNAL

                                                                                                                                                           4J #    '!0'03

6.1      Fast muting

         The muting time can be shortened to less than 1.5 ms by setting (IB2) D5 = 1. This option

         can be useful in transient battery situations (i.e. during car engine cranking) to quickly

         turnoff the amplifier for avoid any audible effects caused by noise/transients being injected

         by preamp stages. The bit must be set back to “0” shortly after the mute transition.

20/33                                    Doc ID 12733 Rev 6
TDA7563B                                                                                              I2C bus

7         I2C bus

7.1       I2C programming/reading sequences

          A correct turn on/off sequence respectful of the diagnostic timings and producing no audible

          noises could be as follows (after battery connection):

          –  TURN-ON: PIN2 > 7 V --- 10 ms --- (STANDBY OUT + DIAG ENABLE) --- 500 ms

             (min) --- MUTING OUT

          –  TURN-OFF: MUTING IN --- 20 ms --- (DIAG DISABLE + STANDBY IN) --- 10 ms -

             -- PIN2 = 0

          –  Car radio installation: PIN2 > 7V --- 10ms DIAG ENABLE (write) --- 200 ms --- I2C

             read (repeat until All faults disappear).

          –  OFFSET TEST: Device in play (no signal) -- OFFSET ENABLE - 30 ms - I2C

             reading (repeat I2C reading until high-offset message disappears).

7.2       I2C bus interface

          Data transmission from microprocessor to the TDA7563B and viceversa takes place through

          the 2 wires I2C bus interface, consisting of the two lines SDA and SCL (pull-up resistors to

          positive supply voltage must be connected).

7.2.1     Data validity

          As shown by Figure 29, the data on the SDA line must be stable during the high period of

          the clock. The high and low state of the data line can only change when the clock signal on

          the SCL line is low.

7.2.2     Start and stop conditions

          As shown by Figure 30 a start condition is a high to low transition of the SDA line while SCL

          is high. The stop condition is a low to high transition of the SDA line while SCL is high.

7.2.3     Byte format

          Every byte transferred to the SDA line must contain 8 bits. Each byte must be followed by an

          acknowledge bit. The MSB is transferred first.

                                Doc ID 12733 Rev 6                                                       21/33
I2C bus                                                                              TDA7563B

7.2.4    Acknowledge

         The transmitter* puts a resistive HIGH level on the SDA line during the acknowledge clock

         pulse (see Figure 31). The receiver**, in order to acknowledge, has to pull-down (LOW) the

         SDA line during the acknowledge clock pulse, so that the SDA line is stable LOW during this

         clock pulse.

         * Transmitter

         –  master (P) when it writes an address to the TDA7563B

         –  slave (TDA7563B) when the P reads a data byte from TDA7563B

         ** Receiver

         –  slave (TDA7563B) when the P writes an address to the TDA7563B

         –  master (µP) when it reads a data byte from TDA7563B

         Figure 29.     Data validity on the I2C bus

                        3$!

                        3#,

                                       $!4!,).%      #(!.'%

                                    34!",% $!4!       $!4!

                                         6!,)$        !,,/7%$                        '!0'03

         Figure 30.     Timing diagram on the I2C bus

                        3#,

                                                                           )#"53

                        3$!

                             34!24                                   34/0            '!0'03

         Figure 31.     Timing acknowledge clock pulse

                        3#,                                     

                        3$!

                                    -3"

                             34!24                                   !#+./7,%$'-%.4

                                                                     &2/-2%#%)6%2   '!0'03

22/33                                    Doc ID 12733 Rev 6
TDA7563B                                                                          Software specifications

8         Software specifications

          All the functions of the TDA7563B are activated by I2C interface.

          The bit 0 of the "Address Byte" defines if the next bytes are write     instruction (from µP to

          TDA7563B) or read instruction (from TDA7563B to µP).

          Chip address

          D7                                                                         D0

          1            1            0            1    1            0              0  X   D8 Hex

          X = 0 Write to device

          X = 1 Read from device

          If R/W = 0, the P sends 2 "Instruction Bytes": IB1 and IB2.

          Table 6.     IB1

          Bit                                         Instruction  decoding  bit

          D7        0

          D6        Diagnostic enable (D6 = 1)

                    Diagnostic defeat (D6 = 0)

          D5        Offset detection enable (D5 = 1)

                    Offset detection defeat (D5 = 0)

                    Front channel

          D4        Gain = 30 dB (D4 = 0)

                    Gain = 16 dB (D4 = 1)

                    Rear channel

          D3        Gain = 30 dB (D3 = 0)

                    Gain = 16 dB (D3 = 1)

          D2        Mute front channels (D2 = 0)

                    Unmute front channels (D2 = 1)

          D1        Mute rear channels (D1 = 0)

                    Unmute rear channels (D1 = 1)

          D0        CD 2% (D0 = 0)

                    CD 10% (D0 = 1)

                                           Doc ID 12733 Rev 6                                              23/33
Software  specifications                                                                  TDA7563B

          Table 7.        IB2

          Bit                                         Instruction decoding bit

          D7        0

          D6        0

          D5        Normal muting time (D5 = 0)

                    Fast muting time (D5 = 1)

          D4        Standby on - Amplifier not working - (D4 = 0)

                    Standby off - Amplifier working - (D4 = 1)

          D3        Power amplifier mode diagnostic (D3 = 0)

                    Line driver mode diagnostic (D3 = 1)

          D2        Current detection diagnostic enabled (D2 =1)

                    Current detection diagnostic defeat (D2 =0)

          D1        Right channel power amplifier working in standard mode (D1 = 0)

                    Power amplifier working in high efficiency mode (D1 = 1)

          D0        Left channel power amplifier working in standard mode (D0 = 0)

                    Power amplifier working in high efficiency mode (D0 = 1)

          If R/W =  1, the TDA7563B sends 4 "Diagnostics Bytes" to P: DB1, DB2,     DB3  and DB4.

          Table 8.        DB1

          Bit                                         Instruction decoding    bit

          D7        Thermal warning 1 active (D7 = 1), Tj =155°C

          D6        Diag. cycle not activated or not terminated (D6 = 0)

                    Diag. cycle terminated (D6 = 1)

                    Channel LF

          D5        Current Detection

                    Output peak current < 250mA - Output load (D5 = 1)

                    Output peak current > 500mA - Output load (D5 = 0)

                    Channel LF

          D4        Turn-on diagnostic (D4 = 0)

                    Permanent diagnostic (D4 = 1)

                    Channel LF

          D3        Normal load (D3 = 0)

                    Short load (D3 = 1)

                    Channel LF

                    Turn-on diag.: No open load (D2 = 0)

          D2        Open load detection (D2 = 1)

                    Offset diag.: No output offset (D2 = 0)

                    Output offset detection (D2 = 1)

                    Channel LF

          D1        No short to Vcc (D1 = 0)

                    Short to Vcc (D1 = 1)

                    Channel LF

          D0        No short to GND (D1 = 0)

                    Short to GND (D1 = 1)

24/33                                      Doc ID 12733 Rev 6
TDA7563B                                                                        Software  specifications

          Table 9.     DB2

          Bit                                         Instruction decoding bit

          D7        Offset detection not activated (D7 = 0)

                    Offset detection activated (D7 = 1)

          D6        X

                    Channel LR

          D5        Current Detection

                    Output peak current < 250mA - Output     load  (D5  =  1)

                    Output peak current > 500mA - Output     load  (D5  =  0)

                    Channel LR

          D4        Turn-on diagnostic (D4 = 0)

                    Permanent diagnostic (D4 = 1)

                    Channel LR

          D3        Normal load (D3 = 0)

                    Short load (D3 = 1)

                    Channel LR

                    Turn-on diag.: No open load (D2 = 0)

          D2        Open load detection (D2 = 1)

                    Permanent diag.: No output offset (D2    = 0)

                    Output offset detection (D2 = 1)

                    Channel LR

          D1        No short to Vcc (D1 = 0)

                    Short to Vcc (D1 = 1)

                    Channel LR

          D0        No short to GND (D1 = 0)

                    Short to GND (D1 = 1)

                                           Doc ID 12733 Rev 6                             25/33
Software  specifications                                                           TDA7563B

          Table 10.       DB3

          Bit                                          Instruction decoding   bit

          D7         Standby status (= IB2 - D4)

          D6         Diagnostic status (= IB1 - D6)

                     Channel RF

          D5         Current detection

                     Output peak current <250mA - Output    load  (D5  =  1)

                     Output peak current >500mA - Output    load  (D5  =  0)

                     Channel RF

          D4         Turn-on diagnostic (D4 = 0)

                     Permanent diagnostic (D4 = 1)

                     Channel RF

          D3         Normal load (D3 = 0)

                     Short load (D3 = 1)

                     Channel RF

                     Turn-on diag.: No open load (D2 = 0)

          D2         Open load detection (D2 = 1)

                     Permanent diag.: No output offset (D2  = 0)

                     Output offset detection (D2 = 1)

                     Channel RF

          D1         No short to Vcc (D1 = 0)

                     Short to Vcc (D1 = 1)

                     Channel RF

          D0         No short to GND (D1 = 0)

                     Short to GND (D1 = 1)

26/33                                       Doc ID 12733 Rev 6
TDA7563B                                                                          Software  specifications

          Table 11.  DB4

          Bit                                          Instruction decoding  bit

          D7         Thermal warning 2 active (D7 = 1), Tj = 140°C

          D6         Thermal warning 3 active (D6 = 1) Tj = 120°C

                     Channel RR

          D5         Current detection

                     Output peak current <250mA - Output load (D5   =  1)

                     Output peak current >500mA - Output load (D5   =  0)

                     Channel RR

          D4         Turn-on diagnostic (D4 = 0)

                     Permanent diagnostic (D4 = 1)

                     Channel R

          D3         R Normal load (D3 = 0)

                     Short load (D3 = 1)

                     Channel RR

                     Turn-on diag.: No open load (D2 = 0)

          D2         Open load detection (D2 = 1)

                     Permanent diag.: No output offset (D2 = 0)

                     Output offset detection (D2 = 1)

                     Channel RR

          D1         No short to Vcc (D1 = 0)

                     Short to Vcc (D1 = 1)

                     Channel RR

          D0         No short to GND (D1 = 0)

                     Short to GND (D1 = 1)

                                            Doc ID 12733 Rev 6                              27/33
Examples  of bytes sequence                                                                TDA7563B

9         Examples of bytes sequence

          1 - Turn-On diagnostic - write operation

             Start  Address byte with D0 = 0       ACK   IB1 with D6 = 1    ACK  IB2       ACK   STOP

          2 - Turn-On diagnostic - read operation

          Start     Address byte with D0 = 1  ACK   DB1  ACK      DB2  ACK  DB3  ACK  DB4  ACK   STOP

          The delay from 1 to 2 can be selected by software, starting from 1ms

          3a - Turn-on of the power amplifier with 30dB gain, mute on, diagnostic defeat,  CD =  2%

          .

             Start  Address byte with D0 = 0       ACK            IB1     ACK    IB2       ACK   STOP

                                                         X0000000                XXX1XX11

          3b - Turn-off of the power amplifier

             Start  Address byte with D0 = 0       ACK            IB1     ACK    IB2       ACK   STOP

                                                         X0XXXXXX                XXX0XXXX

          4 - Offset detection procedure enable

             Start  Address byte with D0 = 0       ACK            IB1     ACK    IB2       ACK   STOP

                                                         XX1XX11X                XXX1XXXX

          5 - Offset detection procedure stop and reading operation (the results are valid only for the

          offset detection bits (D2 of the bytes DB1, DB2, DB3, DB4)

          .

          Start     Address byte with D0 = 1  ACK  DB1   ACK      DB2  ACK  DB3  ACK  DB4  ACK   STOP

          ●  The purpose of this test is to check if a D.C. offset (2V typ.) is present on the outputs,

             produced by input capacitor with anomalous leakage current or humidity between pins.

          ●  The delay from 4 to 5 can be selected by software, starting from 1ms

28/33                                         Doc ID 12733 Rev 6
TDA7563B                                                                                                           Package information

10        Package information

          In order to meet environmental requirements, ST offers these devices in different grades of

          ECOPACK® packages, depending on their level of environmental compliance. ECOPACK®

          specifications, grade definitions and product status are available at: www.st.com.

          ECOPACK® is an ST trademark.

          Figure  32.     Flexiwatt27 (horizontal) mechanical                                    data  and package dimensions

                  ',0                  PP                        LQFK

                             0,1       7<3   0$;   0,1       7<3   0$;                           287/,1($1'

                  $                               

                  %                                                         0(&+$1,&$/'$7$

                  &                                       

                  '                                       

                  (                               

                  )                                               

                  *                              

                  *                          

                  +                          

                  +                                     

                  +                                     

                  +                                      

                  /                          

                  /                             

                  /                         

                  /                              

                  /                                         

                  /                              

                  /                              

                  0                               

                  0                                      

                  0                                      

                  1                                       

                  3                               

                  5                                       

                  5                                          

                  5                                          

                  5                                      

                  5                                                                           )OH[LZDWW

                  9                               ƒ 7\S                                              +RUL]RQWDO

                  9                              ƒ 7\S

                  9                              ƒ 7\S

                  9                              ƒ 7\S

                    GDPEDUSURWXVLRQQRWLQFOXGHG  PROGLQJSURWXVLRQLQFOXGHG

                             9

                                                                                                 &

                          %

                                                              +                                  9

                                    9                                  +

                                                              +

                                                  +

                         '                                              5

                                                                                          5

                         /                                                                                                9

                                                                                              5  5

                  /                                                                   1

                                                                                                       9

                                                                                                                                      /

                         /                                                               9                           0

                                                                                                                                  /

                                                                                                                       /

                                                                                                           /      0

                                                                                                               5

                                                                                                                               (  3

                                               *              *        )                                      5  0

                                                                                                                                  &

                                                                                                                                             '!0'03

                                                      Doc ID      12733 Rev            6                                                     29/33
Package  information                                                                                                                TDA7563B

         Figure  33.         Flexiwatt27 (vertical) mechanical                              data   and package dimensions

                 ',0                       PP                  LQFK

                                 0,1       7<3  0$;   0,1   7<3   0$;                            287/,1($1'

                      $                          

                      %                                                 0(&+$1,&$/'$7$

                      &                                     

                      '                          

                      (                          

                      )                                          

                      *                          

                      *                      

                      +                     

                      +                                   

                      +                                   

                      +                                    

                      /                     

                      /                      

                 /                         

                      /                         

                      /                                       

                      /                                     

                      0                          

                      0                         

                      1                                     

                      2                                        

                      5                                     

                      5                                     

                      5                                     

                      5                                    

                      5                                    

                      9                           ƒ 7\S                                         )OH[LZDWW YHUWLFDO

                      9                          ƒ 7\S

                      9                          ƒ 7\S

                      9                          ƒ 7\S

                   GDPEDUSURWXVLRQQRWLQFOXGHG  PROGLQJSURWXVLRQLQFOXGHG

                                     6

                                                                                                       #

                                 "

                                                                                                   6

                                                                (

                                            6                  (

                                                         (                             (                               !

                                 /                                     2

                                 ,                                                            2

                                                                                                                             6

                                                                                            .      2

                             ,                                                                    2

                                                                                                          ,  ,  6

                                 ,                                                            6

                                                                                                      2             2          $

                                                                                                                 ,      2  2

                                     0IN                                                                                   %

                                                  '             '                      &

                                                                                                                         -   -

                                                                                                                                 %

                                                                                                                                            '!0'03

30/33                                                    Doc ID 12733 Rev 6
TDA7563B                                                                               Package information

          Figure  34.   PowerSO36 (slug up) mechanical                                 data and package dimensions

                  $)-          MM                                INCH

                        -).    490    -!8    -).              490        -!8     /54,).%!.$

                  !        
                               
     -%#(!.)#!,$!4 !

                  !       
                               
  

                  !       
                               
  

                  !   
          
                     
        

                  A       
      
                       
  


                  B        
                               
  

                  C        
                               
  

                  $       
                              
  

                  $       
                      
           

                  $   
          
                     
        

                  %       
                              
  

                  %      
                              
  

                  %   
      
                         
           
  

                  %       
                               
  

                  %       
                               
  

                  E     
          
                     
        

                  E   
         
                     
        

                  '           
                                    
  

                  (       
                              
  

                  H     
      
                         
           
  

                  ,        
                               
  

                  .     
      
       ƒ                    
           
  ƒ

                  S     
      
       ƒ                     
           
   ƒ      0OWER3/3,5'50

                   h$AND%vDONOTINCLUDEMOLDFLASHORPROTUSIONS

                  -OLDFLASHORPROTUSIONSSHALLNOTEXCEEDMMv 

                   .OINTRUSIONALLOWEDINWARDSTHELEADS

                                                                                                         '

                                                                                                                    '!0'03

                                                               Doc ID 12733 Rev 6                                   31/33
Revision  history                                                                       TDA7563B

11        Revision history

          Table 12.      Document revision history

                   Date  Revision                       Changes

          05-Oct-2006    1         Initial release.

          19-Dec-2007    2         Updated Table 3: Thermal data.

          14-Dec-2009    3         Updated Figure 34: PowerSO36 (slug up) mechanical data and

                                   package dimensions on page 31.

          12-Sep-2012    4         Updated Section 10: Package information on page 29.

                                   Corrected Pin 27 name of the Flexiwatt 27 (vertical) on the Figure 3

                                   on page 7.

          11-Dec-2012    5         Corrected typeset error of the "a1" dimension on the Figure 34:

                                   PowerSO36 (slug up) mechanical data and package dimensions on

                                   page 31.

          17-Sep-2013    6         Updated Disclaimer.

32/33                              Doc ID 12733 Rev 6
TDA7563B

                       Please Read Carefully:

Information in this document is provided solely in connection with ST products. STMicroelectronics NV and its subsidiaries (“ST”) reserve the

right to make changes, corrections, modifications or improvements, to this document, and the products and services described herein at any

time, without notice.

All ST products are sold pursuant to ST’s terms and conditions of sale.

Purchasers are solely responsible for the choice, selection and use of the ST products and services described herein, and ST assumes no

liability whatsoever relating to the choice, selection or use of the ST products and services described herein.

No license, express or implied, by estoppel or otherwise, to any intellectual property rights is granted under this document. If any part of this

document refers to any third party products or services it shall not be deemed a license grant by ST for the use of such third party products

or services, or any intellectual property contained therein or considered as a warranty covering the use in any manner whatsoever of such

third party products or services or any intellectual property contained therein.

UNLESS OTHERWISE SET FORTH IN ST’S TERMS AND CONDITIONS OF SALE ST DISCLAIMS ANY EXPRESS OR IMPLIED

WARRANTY WITH RESPECT TO THE USE AND/OR SALE OF ST PRODUCTS INCLUDING WITHOUT LIMITATION IMPLIED

WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE (AND THEIR EQUIVALENTS UNDER THE LAWS

OF ANY JURISDICTION), OR INFRINGEMENT OF ANY PATENT, COPYRIGHT OR OTHER INTELLECTUAL PROPERTY RIGHT.

ST PRODUCTS ARE NOT DESIGNED OR AUTHORIZED FOR USE IN: (A) SAFETY CRITICAL APPLICATIONS SUCH AS LIFE

SUPPORTING, ACTIVE IMPLANTED DEVICES OR SYSTEMS WITH PRODUCT FUNCTIONAL SAFETY REQUIREMENTS; (B)

AERONAUTIC APPLICATIONS; (C) AUTOMOTIVE APPLICATIONS OR ENVIRONMENTS, AND/OR (D) AEROSPACE APPLICATIONS

OR ENVIRONMENTS. WHERE ST PRODUCTS ARE NOT DESIGNED FOR SUCH USE, THE PURCHASER SHALL USE PRODUCTS AT

PURCHASER’S SOLE RISK, EVEN IF ST HAS BEEN INFORMED IN WRITING OF SUCH USAGE, UNLESS A PRODUCT IS

EXPRESSLY DESIGNATED BY ST AS BEING INTENDED FOR “AUTOMOTIVE, AUTOMOTIVE SAFETY OR MEDICAL” INDUSTRY

DOMAINS ACCORDING TO ST PRODUCT DESIGN SPECIFICATIONS. PRODUCTS FORMALLY ESCC, QML OR JAN QUALIFIED ARE

DEEMED SUITABLE FOR USE IN AEROSPACE BY THE CORRESPONDING GOVERNMENTAL AGENCY.

Resale of ST products with provisions different from the statements and/or technical features set forth in this document shall immediately void

any warranty granted by ST for the ST product or service described herein and shall not create or extend in any manner whatsoever, any

liability of ST.

                       ST and the ST logo are trademarks or registered trademarks of ST in various countries.

                       Information in this document supersedes and replaces all information previously supplied.

The ST logo is a registered trademark of STMicroelectronics. All other names are the property of their respective owners.

                       © 2013 STMicroelectronics - All rights reserved

                       STMicroelectronics group of companies

Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -

Malaysia - Malta - Morocco - Philippines - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America

                       www.st.com

                       Doc ID 12733 Rev 6                                                                                                          33/33
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle  Information:

STMicroelectronics:

TDA7563BPD  TDA7563BH   TDA7563B  TDA7563BPDTR
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD。com。cn, Inc。 All rights reserved

幸运时时彩 快乐赛车代理资源怎么找 快乐飞艇如何购买 快乐赛车注册网址 快乐赛车计划软件 快乐赛车彩票靠谱吗 幸运飞艇跟快乐飞艇一样吗 快乐赛车代理怎么做的 全天快乐赛车人工计划 快乐赛车是哪个国家的